fpga实现cnn神经网络加速 手写字硬件加速 FPGA artix7-100t
纯verilog编写 神经网络硬件加速 使用ov5640摄像头dvp接口 verilog实现手写字识别
包括卷积层、全连接层、池化层、softmax,有效减轻误识别问题
注意: 该项目并未使用到arm核,是使用传统fpga的逻辑资源实现的
YID:92299714101681713
cuu12345699




fpga实现cnn神经网络加速 手写字硬件加速 FPGA artix7-100t
纯verilog编写 神经网络硬件加速 使用ov5640摄像头dvp接口 verilog实现手写字识别
包括卷积层、全连接层、池化层、softmax,有效减轻误识别问题
注意: 该项目并未使用到arm核,是使用传统fpga的逻辑资源实现的
YID:92299714101681713
cuu12345699




在上方输入框输入您的关键词,然后点击搜索,词语越短越好(2个字最佳)
QQ客服:27699885 微信客服:shujuqudong1 微信客服:shujuqudong6
本站为优质资料,数量有限,如果找不到需求,可查阅全站 https://wekup.cn/ 资源更丰富